Synchronous Binary Counter
Alat dan Bahan (Proteus)
- IC J-K Flip Flop (74LS112)
Kelebihan JK Flip-flop adalah tidak adanya kondisi terlarang atau yang berarti di beri berapapun inputan asalkan terdapat clock maka akan terjadi perubahan pada keluarannya / outputnya. berikut adalah symbol dan tabel kebenaran dari JK Flip-Flop.
2. Power DC
3. Rangkaian Simulasi
[Kembali]
Percobaan 3 kali ini adalah Sinkronus Counter dengan menggunakan 2 buah IC counter 74193 dan 74192. Yang mana perintah pada percobaan 3 kondisi 4 ialah Buatlah rangkaian seperti gambar percobaan 3.a dan beri diode dengan posisi terbalik setelah IC counter.Apabila rangkaian disimulasikan, maka akan diperoleh nilai dari output Q0 adalah 1 sedangkan untuk output yang lainnya adalah 0. Ini disebabkan karena pada rangkaian, yang diberikan inputan 1 itu hanya S4 yang nantinya akan terhubung ke D0. Setelah itu akan dikeluarkan outputnya berupa 1 pada bagian Q0. Ini sesuai dengan prinsip kerja dari rangkaian syncronous binary counter, dimana output dari flip flop (IC yang digunakan) akan bergulingan secara serempak. Hal ini disebabkan karena masing-masing input itu dikendalikan oleh sinyal clocknya. Masing-maisng inputan memiliki clocknya masing-masing sehingga tidak ada keterikatan antara ouput pertama dengan input kedua. Pada rangkaia ini, untuk ouputnya memang hanya bergantung pada sinyal clocknya, tidak ada ketergantungan dengan yang lainnya. Dengan demikian, untuk outputnya dapat dikendalikan secara serempak dan nilainya pun tidak mengalami pergantian.Namun Pada perintah percobaan kali ini, pemasangan dioda secara terbalik atau reverse bias setelah IC counter yang membuat LED tidak dapat menyala.
5. Video Rangkaian [Kembali]
6. Analisa
[Kembali]
Percobaan 3
1. Jelaskan output dari analisa masing-masing IC ?
Jawab:
Pada percobaan 3 kali ini, kita menggunakan sinkronus counter yang mana T pada Flip flop berperan penting dalam setiap kondisi yang ada.Untuk masing-masing output dari IC 74193 dan IC 74192 pada pecobaan kali ini adalah kondisional, yang mana maksudnya output yang keluar bergantung dari kondisi input yang diberikan. Namun pada output IC 74192 untuk counter up/down nya hanya mencacah dari biner 0000 s/d 1001 atau 0 s/d 9, sedangkan IC 74193 untuk counter up/down dapat mencacah dari biner 0000 s/d 1111 atau 0 s/d 15.
2. Analisa hasil percobaan pada 3A dan 3B ?
Jawab:
Pada hasil percobaan 3A hampir mirip dengan hasil percobaan 3B yang membedakannya saja hanya pada hasil percobaan 3B yang mana terdapat 2 kondisi yang membuat hasil output pada 3B bernilai off.
3. Pengaruh penambahan gerabng OR ?
Jawab:
Pada percobaan ini terdapat penambahan gerbang OR yaitu percobaan 3b yang mana pengaruh dai penambahan gerbang OR ini tergantung pada cara gerbang OR tersebut terhubung.
Kali ini gerbang OR diinputkan oleh saklar spdt s1, s2 dan sumber sinyal clock, untuk outputnya terhubung ke masing-masing terminap up dan down dari IC 74192 dan IC74193.
Salah satu contoh pengaruh adanya gerbang OR ini ketika kedua gerbang OR ini aktif maka counter up dan counter down pada keduanya aktif yang menyebabkan output dapat menjadi 0 atau output terakhir tergantung dari kondisi saklar lainnya.
7. Link Download
[Kembali]
➤Download HTMLklik disini➤Download Simulasi Rangkaianklik disini➤Download Video Praktikumklik disini➤Download Datasheet LEDklik disini➤Download datasheet IC 74192 dan 74193klik disini➤Download datasheet Switchklik disini
Tidak ada komentar:
Posting Komentar